ADI专家解读:开关电源设计16问

2020-07-19 05:55字体:
  

  ADI专家解读:开合电源打算16问_电力/水利_工程科技_专业材料。ADI 专家解读:开合电源打算 16 问 1、正在开合电源中,有没有利用超等电容行动输出滤波的?如有,该当用 哪些型号? 超等电容的容值寻常斗劲大,耐压很低,不会行动输出滤波的。输出滤波 电容拔取要遵循

  ADI 专家解读:开合电源打算 16 问 1、正在开合电源中,有没有利用超等电容行动输出滤波的?如有,该当用 哪些型号? 超等电容的容值寻常斗劲大,耐压很低,不会行动输出滤波的。输出滤波 电容拔取要遵循你的开合频率和输出电压,功率巨细来拔取,小心电容 ESR 的值。感谢! 2、正在供电时,倘若没思虑上电规律,对全豹编制的运转会有什幺影响? 这个题目要针对编制的各个功用模块对上电的央求,倘若编制中的某些电 道对上电有端庄的规律,没有思虑到,很能够导致编制不事情。 3、大电流供电运用中,哪些品种的电容合用用于旁道滤波? 寻常电解电容要紧用于主电道的滤波,普通选用数个电解电容并联减小 ESR,再外并少许瓷片或者其它电容滤除高频分量。你说的旁道滤波可能选 择瓷片或锗石电容感谢! 4、电源纹波对信号完备性有什幺影响? 电源影响模仿信号完备性,这最终会影响集体的编制本能。抬高信号旅途性 能的一种浅易法子是拔取精确的电源。正在拔取电源时,影响模仿信号旅途本能 的一个环节参数是电源线上的噪声或纹波。电源线上的噪声或纹波可能耦合 到运算放大器的输出中,增进锁相环(PLL)或压控振荡器(VCO)的颤动,或者降 低 ADC 的 SNR。低噪声和低纹波的电源还能刷新信号旅途本能。 有三种常用的法子来使信号旅途中的噪声和纹波最小:异常详尽的编制 PCB 结构、伏贴的电源旁道措置以及精确的电源拔取。 5、对待一个有众种电平的编制,譬喻 5v,3.3v,1.8v、模仿电平、数字电 平共存时,选用什幺样的供电计划斗劲相宜呢 ? 那整个要看你的电流巨细和编制对电压噪声以及纹波的央求,倘若电流比 较小,对成果央求不高,可能利用 LDO。倘若编制对电压纹波央求很高,也 必要利用 LDO。倘若可能利用开合电源,ADP2114 也是一个不错的拔取。谢 谢! 6、倘若念要获取更好的动态呼应特质,有何法子? 编制央求对输入电压蜕化和负载瞬变做出急迅呼应,则应利用 LDO 稳压 器。 7、LDO 有哪些上风? LDO 的上风是噪声本能好,不过相对来说成果也很低,成果取决于降压的 幅度。而 DC-DC 的成果很高,噪声会相对大一点,不过加上相宜的滤波能 够刷新许众。 8、咱们的产物每每与其它大功率产物一同利用,总会从电源串进少许干 扰。ADI 有没有滤波频率由最终用户现场可调的电源计划?感谢! DCDC 输出是用电感举行滤波的,电感一朝固定,滤波频率即固定。 9、两个电源要并联利用时,怎么举行拔取? 两个电源可能并联利用,不过必要插手电流环操纵,以确保两个电源的电 流相当。 10、电道怎么打算本事取得低纹波、低 EMI、低噪声电源? 最初拔取的电源该当是低纹波,低噪声的电源,然后即是结构布线要参考 芯片材料给的倡导。 11、请问利用钽电容有哪些局部? 钽电容全称是钽电解电容,也属于电解电容的一种,利用金属钽做介质, 不像平常电解电容那样利用电解液,,钽电容不需像平常电解电容那样利用镀 了铝膜的电容纸烧制,自身险些没有电感,但也局部了它的容量。另外,钽 电容内部没有电解液,很适合正在高温下事情。 钽电容的特性是寿命长、耐高 温、凿凿度高、滤高频改波本能极好,然而容量较小、代价也比铝电容贵, 况且耐电压及电流才力较弱。它被运用于大容量滤波的地方,众同陶瓷电 容,电解电容配合利用或是运用于电压、电流不大的地方。 正在钽电解电 容器事情进程中,具有自愿修补或绝交氧化膜中的疵点所正在的本能,使氧化 膜介质随时取得加固和光复其应有的绝缘才力,而不致遭到不断的累积性破 坏。这种奇特自愈本能,确保了其长命命和牢靠性的上风。 12、开合式稳压器使用电感杀青转换时,正在电感上会变成众大损耗? 这取决于电感的铜损和磁损,铜损电阻是线圈的直流电阻,取决于利用导 线的线径和总长度。磁芯损耗电阻要紧由涡流和磁滞效应惹起。磁场蜕化 时,正在磁芯资料中会感到出涡流。这些环形电流会惹起损耗,其巨细与感到 频率的平方成正比。 13、若正在开合电源中利用超等电容行动滤波,会不会正在上电进程中因要对超 级电充电而形成题目? 可能通过伸长软启动时期来毁灭超等电容充电题目。感谢! 14、去耦倘若不充裕,逻辑转换会影响电源等导致器件事情不寻常,怎么 本事避免这些题目产生? 不明确是否指电源器件的去耦,仍是编制某些器件的去耦。正在电源器件设 计中,必要非常小心布线时去耦电容必然要尽量亲切电源的 VCC 管脚,不然 能够会导致电源器件内部事情担心靖。倘若是指编制中的其他芯片去耦问 题,大个别的题目为电源的使能端会受到影响,浮现为逻辑信号担心靖,需 要从编制时序,或加滤波去管理这类题目。 15、开合电源对地线会形成骚扰吗?会有众大影响? 是会有骚扰,但只须确保电源的输出与地之间的电压安靖,即相对的电压 安靖,就可能了。 16、开合电源与 LDO 哪个更有上风? 开合电源成果高而输出有纹波,LDO 成果低但输出噪声低。 以上题目要紧为 ADI 专家解答,特此谢谢!

下一篇:没有了

联系我们CONTACT

全国服务热线:
021-63282858
地 址:上海市闸北区永兴路258弄1号兴亚广场1706室
电 话:021-63282858
传 真:021-63212618
邮 箱:admin@fsxyy.com